74HC595 寄存器原理圖(內(nèi)部包含了一個(gè)8位移位寄存器和8位鎖存寄存器):

74HC595的引腳圖:

Q0-Q7:輸出引腳
GND:接地
VCC:正電源電壓接5V電源
DS:串行數(shù)據(jù)輸入引腳(串行輸入:數(shù)據(jù)以二進(jìn)制的形式按順序一位一位地傳輸)
SHCP:移位寄存器的時(shí)鐘引腳,SHCP發(fā)生一次上升沿(先拉低電平再拉高電平)的時(shí)候,把DS引腳上取得當(dāng)前的數(shù)據(jù)(高/低電平)并把取到的這一位數(shù)據(jù)保存到移位寄存器里(如果移位寄存器存在數(shù)據(jù)將會(huì)被輸出到引腳Q7S上)
STCP:8位鎖存寄存器的時(shí)鐘引腳,當(dāng)移位寄存器的8位數(shù)據(jù)全部傳輸完畢后,制造一次鎖存寄存器時(shí)鐘引腳的上升沿(先拉低電平再拉高電平)。移位寄存器里的8位數(shù)據(jù)將復(fù)制到鎖存寄存器中(如果鎖存寄存器存在數(shù)據(jù)將會(huì)被替換),一旦進(jìn)入了鎖存寄存器,除非斷電或重置數(shù)據(jù)(MR口設(shè)置為低電平),鎖存器的數(shù)據(jù)不會(huì)再改變
OE:輸出使能引腳,控制鎖存器里的數(shù)據(jù)是否輸出到Q0-Q7輸出引腳上。低電平時(shí)輸出,高電平時(shí)不輸出(既不是高電平,也不是低電平而是高阻態(tài),不通電)。
MR:重置內(nèi)部寄存器的引腳。低電平重置內(nèi)部寄存器。
Q7S:串行輸出引腳
傳輸過(guò)程圖:
