常用邏輯電平標準總結(jié)

????????清楚的記得,有一次參加某單位的招聘筆試時有一道有關(guān)常用電平標準的選擇題,并且該題是多選題,當時這道題本人肯定是沒有做對的,事后通過網(wǎng)絡(luò)查詢和翻閱資料得知現(xiàn)在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高的LVDS、GTL、PGTL、CML、HSTL、SSTL等,現(xiàn)就其供電電源、電平標準和一些注意事項做一下總結(jié)。

一、TTL電平標準

1、TTL

????????TTL:Transistor-Transistor Logic 三極管結(jié)構(gòu)。

????????Vcc:5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。?

2、LVTTL

????????LVTTL:Low Voltage TTL。

????????3.3V LVTTL:?Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。?

????????2.5V LVTTL:?Vcc:2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。

3、注意事項

????????TTL電平一般過沖都會比較嚴重,可以在始端串22歐或33歐電阻; TTL電平輸入腳懸空時是內(nèi)部認為是高電平。要下拉的話應(yīng)用1k以下電阻下拉。TTL輸出不能驅(qū)動CMOS輸入。

二、CMOS電平標準

1、CMOS

CMOS:Complementary Metal Oxide Semiconductor。

Vcc:5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。?

相對TTL有了更大的噪聲容限,輸入阻抗遠大于TTL輸入阻抗。

2、LVCMOS

LVCMOS:Low Voltage?Complementary Metal Oxide Semiconductor。

3.3V LVCMOS:?Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。?

2.5V LVCMOS:?Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。?

3、注意事項

????????LVCMOS可以與3.3V的LVTTL直接相互驅(qū)動。

????????CMOS電路不使用的輸入端不能懸空。

三、ECL電平標準

1、ECL

????????ECL:Emitter Coupled Logic 發(fā)射極耦合邏輯電路(差分結(jié)構(gòu)) 。

????????Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。?

2、PECL

????????PECL:Pseudo/Positive ECL?Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V?

3、LVPECL

????????LVPECL:Low Voltage PECL?Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V?

4、注意事項

????????射隨輸出結(jié)構(gòu),必須有電阻拉到一個直流偏置電壓;

????????由于ECL需要負電源,為簡化電源產(chǎn)生了PECL和LVPECL。

????????ECL:速度快,驅(qū)動能力強,噪聲小,功耗大,很容易達到幾百M的應(yīng)用,需要負電源。

四、LVDS電平標準

1、產(chǎn)生原因

????????前面的電平標準擺幅都比較大,為降低電磁輻射,同時提高開關(guān)速度又推出LVDS電平標準。

2、LVDS

????????LVDS:Low Voltage Differential Signaling。

3、注意事項

????????PCB要求較高,差分線要求嚴格等長,差最好不超過10mil(0.25mm)。

五、CML

????????是內(nèi)部做好匹配的一種電路,不需再進行匹配。三極管結(jié)構(gòu),也是差分線,速度能達到3G以上。只能點對點傳輸。?

六、GTL

????????類似CMOS的一種結(jié)構(gòu),輸入為比較器結(jié)構(gòu),比較器一端接參考電平,另一端接輸入信號。1.2V電源供電。?

????????Vcc=1.2V;VOH>=1.1V;VOL<=0.4V;VIH>=0.85V;VIL<=0.75V 。

????????PGTL/GTL+:Vcc=1.5V;VOH>=1.4V;VOL<=0.46V;VIH>=1.2V;VIL<=0.8V?

七、HSTL

????????HSTL是主要用于QDR存儲器的一種電平標準:一般有VCCIO=1.8V和VCCIO=1.5V。和上面的GTL相似,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平(VCCIO/2),另一端接輸入信號。對參考電平要求比較高(1%精度)。?

八、SSTL

????????SSTL主要用于DDR存儲器。和HSTL基本相同。VCCIO=2.5V,輸入為輸入為比較器結(jié)構(gòu),比較器一端接參考電平1.25V,另一端接輸入信號。對參考電平要求比較高(1%精度)。

九、RS232

????????RS232采用±12-15V供電,為負邏輯電平,+12V表示0,-12V表示1。

?著作權(quán)歸作者所有,轉(zhuǎn)載或內(nèi)容合作請聯(lián)系作者
【社區(qū)內(nèi)容提示】社區(qū)部分內(nèi)容疑似由AI輔助生成,瀏覽時請結(jié)合常識與多方信息審慎甄別。
平臺聲明:文章內(nèi)容(如有圖片或視頻亦包括在內(nèi))由作者上傳并發(fā)布,文章內(nèi)容僅代表作者本人觀點,簡書系信息發(fā)布平臺,僅提供信息存儲服務(wù)。

相關(guān)閱讀更多精彩內(nèi)容

友情鏈接更多精彩內(nèi)容