ANSYS信號完整性與電源完整性仿真__反射5


短樁線傳輸線的反射

分析源端匹配時短樁線傳輸線對信號波形的影響

參數(shù)設(shè)置:RES_:17歐姆V_PULSE:TR=TF=0.4ns,V1=0,V2=1,PW=100ns,PER=200ns,TONE=1E10;三段傳輸線:兩端傳輸線為Z0=50歐姆,td=1ns,中間短樁線Z0=50,TD設(shè)為參數(shù)用于掃描。

瞬態(tài)仿真10ns,參數(shù)掃描td從0.04ns到0.16ns,步長0.04ns。

電路圖如圖所示:

連接短樁線電路圖


負載端波形
源端波形


噪聲電壓擺幅取決于短樁線的時延與信號上升沿的關(guān)系,若時延小于0.2上升沿,噪聲電壓擺幅小于10%。

?著作權(quán)歸作者所有,轉(zhuǎn)載或內(nèi)容合作請聯(lián)系作者
【社區(qū)內(nèi)容提示】社區(qū)部分內(nèi)容疑似由AI輔助生成,瀏覽時請結(jié)合常識與多方信息審慎甄別。
平臺聲明:文章內(nèi)容(如有圖片或視頻亦包括在內(nèi))由作者上傳并發(fā)布,文章內(nèi)容僅代表作者本人觀點,簡書系信息發(fā)布平臺,僅提供信息存儲服務(wù)。

相關(guān)閱讀更多精彩內(nèi)容

友情鏈接更多精彩內(nèi)容